Loading

摘要: 8.4.2 时间-数字转换器 在上一节a56爆大奖在线娱乐们介绍了TDC的a56爆大奖在线娱乐典型实现,即单延时链TDC,通过\(2^N\)的延迟单元和D触发器可以实现N bit的时间数字转换功能,但这种结构的分辨率受到延迟单元的最小延迟时间限制,即: \[LSB=\tau_{delay}=\frac{T}{2^N} \tag{8. 阅读全文
posted @ 2024-07-03 21:10 sasasatori 阅读(4) 评论(0) 推荐(0) 编辑
摘要: 8.4.1 全数字锁相环介绍 随着CMOS工艺的演进,数字电路的尺寸得到不断的微缩,工作电压不断的降低,这使得模拟PLL受到了许多挑战,如环路滤波器中无源器件尺寸庞大,即使在更先进的CMOS工艺下也无法缩小,如果改为片外器件又会引入额外噪声,并增加pad需求和PCB面积,如下图所示,一个典型的模拟P 阅读全文
posted @ 2024-07-03 16:46 sasasatori 阅读(25) 评论(0) 推荐(0) 编辑